1.2 寻址和译码电路

寻址线包括地址线A01~A31、数据选通线DS0*和DS1*、长字线LWORD*。控制线包括地址选通线AS*和读/写信号线WRITE*。

本电路的设计采用MAX+PLUSⅡ的原理图设计方式。利用元件库里的现有元件进行设计,采用了两片74688和一片74138。

该 功能模块对地址线A15~A01及地址修改线AM5~AM0进行译码。当器件被寻址时,接收地址线及地址修改线上的地址信息,并将其与本模块上硬件地址开 关设置的逻辑地址LA7~LA0相比较,如果AM5~AM0上逻辑值为29H或2DH(由于是A16/D16器件),地址线A15、A14均为1,并且 A13~A06上的逻辑值与模块的逻辑地址相等时,该器件被寻址选通(CADDR*为真)。接着其结果被送往下一级译码控制,通过对地址A01~A05进 行译码选中模块在16位地址空间的寄存器。

1.3 数据传输应答状态机

数据传输总线是一组高速异步并行数据传输总线,是VMEbus系统信息交换的主要组成部分。数据传输总线的信号线可分为寻址线、数据线、控制线三组。

该部分的设计采用MAX+PLUSⅡ的文本输入设计方式。由于DTACK*的时序比较复杂,所以采用AHDL语言来进行设计,通过状态机实现。

该 功能模块对VXI背板总线中的控制信号进行组态,为标准数据传输周期提供时序及控制信号(产生数据传输使能信号DBEN*,总线完成数据传输所需的应答信 号DTACK*等)。在进行数据传输时,系统控制者首先对模块进行寻址,并将相应的地址选通线AS*,数据选通线DS0*、DS1*以及控制数据传输方向 的WRITE*信号线等设置为有效电平。当模块检测到地址匹配及各控制线有效后,驱动DTACK*为低电平,以此向总线控制者确认已经将数据放置在数据总 线上(读周期)或已经成功地接收到数据(写周期)。

1.4 配置寄存器

每个VXI总线器件都有一组“配置寄存器”,系统主控制器通过读取这些寄存器的内容来获取VXI总线器件的一些基本配置信息,如器件类型、型号、生产厂家、地址空间(A16、A24、A32)以及所要求的存储空间等。

VXI总线器件的基本配置寄存器有:识别寄存器、器件类型寄存器、状态寄存器、控制寄存器。

该部分电路的设计采用MAX+PLUSⅡ的原理图设计方式,利用74541芯片,其创建的功能模块。

ID、 DT、ST寄存器都是只读寄存器,控制寄存器为只写寄存器。本设计中,VXI总线主要用于控制这批开关的通断,所以,只要向通道寄存器中写入数据就可以控 制继电器开关的吸和或断开状态,查询继电器状态也是从通道寄存器中读取数据即可。根据模块设计需要,在其相应各数据位写入适当的内容,从而能够对功能模块 的射频开关进行有效控制。