今天小编要和大家分享的是模拟技术相关信息,接下来我将从模拟前端AD7714可实现高达24位的无误码性能,直流漏电流检测电路包括依次连接的振荡磁调制器回路和快速滤波器回路这几个方面来介绍。

模拟技术相关技术文章模拟前端AD7714可实现高达24位的无误码性能直流漏电流检测电路包括依次连接的振荡磁调制器回路和快速滤波器回路

模拟技术相关技术文章模拟前端AD7714可实现高达24位的无误码性能

1引 言

AD7714是适用于低频测量应用的完整模拟前端。器件直接从传感器接受低电平信号并输出串行数字。它使用和 -差(Σ-Δ)转换技术以实现高达24位的无误码性能。输入信号加至专有的基于模拟调制器、具有可编程增益的前端。调制器的输出由片内数字滤波器处理 。通过片内控制寄存器可对此数字滤波器的第一个凹口编程,允许调整滤波器的截止频率和稳定时间。AD7714具有3个差分模拟输入(它也可以配置为5个准差分模拟输入)以及差分基准输入,可以对多达5个通道的系统实现信号调理和转换。

2引脚定义及功能

DIP封装的AD7714如图1。各引脚定义如下:

模拟前端AD7714可实现高达24位的无误码性能

图1 AD7714的封装及其引脚

引脚1 SCLK:串行时钟。逻辑输入端,外部串行时钟加 至此端以存取来自AD7714的串行数据。

引脚2 MCLKIN:器件的主时钟信号。可以用晶振或外部 时钟提供。器件规定的时钟输入频率为1MHz和2.4576MHz。

引脚3 MCLKOUT:配合MCLKIN使用,当器件的主时钟是晶振时,晶振跨接在MCLKIN 和MCLKOUT引脚之间。

引脚4 POL:时钟极性,逻辑输入端。它决定了在与微控制器之间传送数据时,串行时钟应闲置为高电平还是低电平。POL为低,闲置为低,POL为高,闲置为高。

引脚5 SYNC:逻辑输入端 ,当使用多个AD7714时,它用于数字滤波器和模拟调制器的同步。一般单个使用时都接高电平。

引脚6 RESET:逻辑输入端,低电平有效输入,它把器件的控制逻辑、接口逻辑、数字滤波器以及模拟调制复位到上电状态。

引脚7(8) AIN1(AIN2):可编程模拟输入通道1(2)。与AIN6一起用时作为准差分输入端;与AIN2(AIN1)一起用时作为差分输入对的正(负)输入端。

引脚9(10) AIN3(AIN4):可编程模拟输入通道3(4)。与AIN6一起用时作为准差分输入端;与AIN4(AIN3)一起用时作为差分输入对的正(负)输入端。