今天小编要和大家分享的是模拟技术相关信息,接下来我将从基于高分辨率A/D转换器和DL技术实现时钟稳定电路的设计,> mc912d60avfu8 (motorola inc) 16-bit, flash, 8 mhz这几个方面来介绍。
模拟技术相关技术文章基于高分辨率A/D转换器和DL技术实现时钟稳定电路的设计
进入21世纪后,人类社会已全面进入信息时代,信息产业成为了现代社会最重要的支柱和最主要的产业,伴随着半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A转换器近年也呈现高速发展趋势,而随着高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对稳定的采样时钟的需求越来越迫切,随着通信系统中的时钟速度迈入GHz级,相位噪声和时钟抖动已成为模拟设计中必须要考虑的因素。
数据转换器的主要作用要么是由定期的时间采样产生模拟波形,要么是由一个模拟信号产生一系列定期的时间采样。因此,采样时钟的稳定性十分重要,从数据转换器的角度来看,这种不稳定性(亦即随机的时钟抖动),会在模数转换器何时对输入信号进行采样方面产生不确定性,在高速系统中,时钟或振荡器波形的时序误差会限制一个数字I/O接口的最大速率,不仅如此,它还会增大通信链路的误码率,甚至限制A/D转换器(ADC)的动态范围,数据转换器要想获得最佳性能,恰当地选择采样编码时钟是极为重要的。
ADC电路
近年来,国外对高速A/D转换器的研究最为活跃,并在基本的Flash结构上出现了一些改进结构,如分区式分级(Subranging)电路结构(如half-flash结构、Pipelined、Multistage结构、Multistep结构)。实际上,他们是由多个Flash电路结构与其他功能电路采用不同形式的组合而成的电路结构,这种结构可弥补基本Flash电路结构的缺陷,是实现高速、高分辨率A/D转换器的优良电路设计技术,这种结构在逐步取代历史悠久的SAR和积分型结构,另外还有一类每级一位(bit-per-stage)电路结构,在它的基础上进一步改进,就得到一种称为Folding(折叠式)的电路结构(又称为Mag Amps结构)这是一种Gray码串行输出结构,这些电路设计技术为高速、高分辨率,高性能A/D转换器的发展起到了积极的推动作用。
另外,在高分辨率A/D转换器电路设计技术中,Σ-Δ电路结构是目前很流行的一种电路设计技术,这种电路结构不仅在高分辨低速或中速A/D转换器方面将逐步取代SAR和积分型电路结构,而且这种结构同流水线结构相结合,有望实现更高分辨率、和更高速的A/D转换器。